Regulador de rápido transitorio de bajo diferencial de tensión en tecnología de 90 nm

Autores/as

  • Héctor Iván Gómez-Ortiz Ph.D (c) Ingeniería Fundación Universitaria de San Gil, UNISANGIL San Gil
  • Carlos Andrés Neira-Triana Ing. Electrónico (c). Fundación Universitaria de San Gil, UNISANGIL San Gil
  • Francisco Angarita-Cediel Ing. Electrónico (c). Fundación Universitaria de San Gil, UNISANGIL San Gil

DOI:

https://doi.org/10.15332/iteckne.v12i1.824

Palabras clave:

Rápida respuesta transitoria, regulador lineal, robusto, sin condensador de salida

Resumen

En este trabajo se presenta el diseño de un regulador lineal de bajo diferencial de tensión para aplicaciones portátiles. El circuito propuesto consiste de un esquema simple de amplificación con una etapa de ganancia más el transistor de potencia. Además, utiliza un espejo de corriente para sumar parte de la transconductancia de entrada a la salida y aumentar la ganancia sin carga de corriente. Las simulaciones realizadas en SYNOPSYS para una tecnología de 90 nm para el circuito diseñado muestran un desempeño robusto a variaciones de proceso, tensión y temperatura con un tiempo de establecimiento menor a 1μs. Además, la respuesta en frecuencia evidencia que se tiene una ganancia mínima de 43 dB y un rechazo a las variaciones de la fuente de entrada de -25 dB a 100 KHz. El consumo de potencia sin carga fue de 14 μA y puede entregar una corriente máxima de 25 mA.

Descargas

Los datos de descargas todavía no están disponibles.

Citas

G. Ricon, “System Considerations”, in Analog IC Design with Low Dropout Regulators, Atlanta, ch. 1, McGraw-Hill, 2009.

S. S. Chong and P. K. Chan, “A Flipped Voltage Follower based low-dropout regulator with composite power transistor,” in Integrated Circuits (ISIC), 2011 13th International Symposium on, Singapore, 2011, pp. 472-475.

M. Ho, K.-N. Leung, and K.-L. Mak, “A Low-Power Fast-Transient 90-nm Low-Dropout Regulator With Multiple Small-Gain Stages,” Solid-State Circuits, IEEE J., vol. 45, no. 11, pp. 2466-2475, Nov. 2010.

W. Li, R. Yao, and L. Guo, “A CMOS low-dropout regulator with high power supply rejection,” in Electron Devices and Solid-State Circuits, 2009. EDSSC 2009. IEEE International Conference of, Xi’an,2009, pp. 384-387.

Z. Yan, L. Shen, Y. Zhao, and S. Yue, “A low-voltage CMOS low-dropout regulator with novel capacitor-multiplier frequency compensation,” in Circuits and Systems, 2008. ISCAS 2008. IEEE International Symposium on, Seattle, 2008, pp. 2685-2688.

T. Y. Man, K. N. Leung, C. Y. Leung, P. K. T. Mok, and M. Chan, “Development of Single-Transistor-Control LDO Based on Flipped Voltage Follower for SoC,” Circuits Syst. I Regul. Pap. IEEE Trans., vol. 55, no. 5, pp. 1392- 1401, Jun. 2008.

P. Y. Or and K. N. Leung, “A Fast-Transient Low-Dropout Regulator With Load-Tracking Impedance Adjustment and Loop-Gain Boosting Technique,” Circuits Syst. II Express Briefs, IEEE Trans., vol. 57, no. 10, pp. 757-761, Oct. 2010.

C.-M. Chen, T.-W. Tsai, and C.-C. Hung, “Fast Transient Low-Dropout Voltage Regulator With Hybrid Dynamic Biasing Technique for SoC Application,” Very Large Scale Integr. Syst. IEEE Trans., vol. 21, no. 9, pp. 1742-1747, Sep. 2013.

C. Zhan and W.-H. Ki, “Output-Capacitor-Free Adaptively Biased Low-Dropout Regulator for System-on-Chips,” Circuits Syst. I Regul. Pap. IEEE Trans., vol. 57, no. 5, pp. 1017-1028, May 2010.

C. Zhan and W.-H. Ki, “An Output-Capacitor-Free Adaptively Biased Low-Dropout Regulator With Subthreshold Undershoot-Reduction for SoC,” Circuits Syst. I Regul. Pap. IEEE Trans., vol. 59, no. 5, pp. 1119-1131, May. 2012.

P. M. Furth, S. Krishnapurapu, S. H. Pakala, and M. A. Haque, “A 5.3 uA quiescent current fully-integrated low-dropout (LDO) regulator with Transient Recovery Time Enhancement,” in Circuits and Systems (MWSCAS), 2013 IEEE 56th International Midwest Symposium on, Texas, 2013, pp. 9-12.

Z. Kamal, Q. Hassan, and Z. Mouhcine, “Full on chip capacitance pmos low dropout voltage regulator,” in Multimedia Computing and Systems (ICMCS), 2011 International Conference on, Morocco, 2011, pp. 1-4.

C.-E. Liu, Y.-J. Hsieh, and J.-F. Kiang, “RFID Regulator Design Insensitive to Supply Voltage Ripple and Temperature Variation,” Circuits Syst. II Express Briefs, IEEE Trans., vol. 57, no. 4, pp. 255-259, Apr. 2010.

G. Blakiewicz, “Output-capacitorless low-dropout regulator using a cascoded flipped voltage follower,” Circuits, Devices Syst. IET, vol. 5, no. 5, pp. 418-423, Sep. 2011.

K. C. Koay, S. S. Chong, and P. K. Chan, “A FVF based output capacitorless LDO regulator with wide load capacitance range,” in Circuits and Systems (ISCAS), 2013 IEEE International Symposium on, Beijing, 2013, pp. 1488-1491.

Descargas

Publicado

2015-06-16

Cómo citar

Gómez-Ortiz, H. I., Neira-Triana, C. A., & Angarita-Cediel, F. (2015). Regulador de rápido transitorio de bajo diferencial de tensión en tecnología de 90 nm. ITECKNE, 12(1), 76–83. https://doi.org/10.15332/iteckne.v12i1.824

Número

Sección

Artículos de Investigación e Innovación